【张龙导师】招生“集成电路学院”研究生介绍

更新于 2021-11-18 导师主页
张龙 硕士生导师
集成电路学院
★集成电路设计
硅基功率半导体器件与集成电路,碳化硅功率集成技术,氮化镓功率集成技术
longzh@seu.edu.cn

中国电子学会高级会员,IEEE Member。2010年于中国矿业大学电气工程及其自动化专业获学士学位,2013年于东南大学集成电路工程专业获硕士学位,2013-2014年就职于美国芯源系统有限公司(MPS),2018年于东南大学微电子学与固体电子学获博士学位,2018-2019年于香港科技大学从事访问学者科研工作,2018-2020年于东南大学从事博士后科研工作,2020年博士后出站留东南大学任教,副高级职称,教学科研岗专任教师。目前在东南大学电子科学与工程学院国家ASIC工程中心功率集成电路研发部孙伟锋教授团队从事教学与科研工作。 2020年底累计发表SCI论文45篇,发表会议论文19篇,申请中国发明专利23项。2020年入选“电子信息前沿青年学者出版工程”,2019年获“中国电子学会优秀博士学位论文”,2019年获“东南大学优秀博士学位论文”。主持国家自然科学基金1项,中国博士后科学基金面上基金和特别资助各1项,江苏省博士后科研资助项目1项,参与国家/省部级项目4项。 从事过600V超结VDMOS,80/40V Trench gate DMOS,600V/1200V体硅高低压集成工艺与器件,550V SOI全集成工艺及高压器件等项目的研发。

研究方向:

功率半导体器件与集成电路,包括

(1)横向功率半导体器件、工艺集成与电路设计; 

(2)氮化镓(GaN)全集成技术与电路设计; 

(3)碳化硅(SiC)全集成技术与电路设计。 


展开更多

科研项目

(1)主持国家自然科学基金1项; 

(2)主持中国博士后科学基金面上基金1项; 

(3)主持中国博士后科学基金特别资助1项; 

(4)主持江苏省博士后科研资助项目1项; 

(5)参与国家自然科学基金2项; 

(6)参与江苏省自然科学基金1项; 

(7)参与江苏省科技成果转化专项资金项目1项。 

从事过600V超结VDMOS,沟槽栅 DMOS,100V/600V/1200V体硅高低压集成工艺与器件,550V SOI全集成工艺及高压器件等项目的研发。目前主要从事SOI高压器件,SiC集成器件和工艺,GaN集成器件和工艺的开发和研究。

展开更多

研究成果

2020年底累计发表SCI论文45篇,发表会议论文19篇,申请中国发明专利23项。与无锡华润上华半导体有限公司合作开发了国内首个550V高压SOI Bipolar-CMOS-DMOS-IGBT(BCDI)工艺平台(2014-2020年),所研发的高压SOI-LIGBT器件关断速度、电流密度、短路能力均已领先于国外同类产品,并完成了单片智能功率芯片的验证,2021年实现了该类芯片的国产化。

SCI论文代表作:

(1)Long Zhang, J. Zhu, W. Sun, M. Chen, M. Zhao, X. Huang, J. Chen, Y. Qian, and L. Shi, Novel Snapback-Free Reverse-Conducting SOI-LIGBT With Dual Embedded Diodes, IEEE Trans. Electron Devices, vol. 64, no. 3, pp. 1187-1192, Mar. 2017, doi: 10.1109/ted.2017.2648851.

(2)Long Zhang, J. Zhu, W. Sun, M. Zhao, J. Chen, X. Huang, D. Ding, J. Chen, and L. Shi, A U-Shaped Channel SOI-LIGBT With Dual Trenches, IEEE Trans. Electron Devices, vol. 64, no. 6, pp. 2587-2591, Jun. 2017, doi: 10.1109/ted.2017.2696258.

(3)Long Zhang, J. Zhu, W. Sun, M. Zhao, J. Chen, X. Huang, L. Shi, J. Chen, and D. Ding, Low-Loss SOI-LIGBT With Dual Deep-Oxide Trenches, IEEE Trans. Electron Devices, vol. 64, no. 8, pp. 3282-3286, Aug. 2017, doi: 10.1109/ted.2017.2712568.

(4)Long Zhang, J. Zhu, M. Zhao, S. Liu, W. Sun, and L. Shi, Low-Loss SOI-LIGBT With Triple Deep-Oxide Trenches, IEEE Trans. Electron Devices, vol. 64, no. 9, pp. 3756-3761, Sep. 2017, doi: 10.1109/TED.2017.2731518.

(5)Long Zhang, J. Zhu, S. Cao, J. Ma, S. Li, S. Liu, W. Sun, J. Zhao, and L. Shi, Optimization of VCE Plateau for Deep-Oxide Trench SOI Lateral IGBT During Inductive Load Turn-OFF, IEEE Trans. Electron Devices, vol. 65, no. 9, pp. 3862-3868, Sep. 2018, doi: 10.1109/ted.2018.2857838.

(6)Long Zhang, J. Zhu, J. Ma, S. Cao, A. Li, Y. Zou, S. Li, W. Sun, J. Zhao, L. Shi, Y. Gu, and S. Zhang, 500-V Silicon-On-Insulator Lateral IGBT With W-Shaped n-Typed Buffer and Composite p-Typed Collectors, IEEE Trans. Electron Devices, vol. 66, no. 3, pp. 1430-1434, Mar. 2019, doi: 10.1109/ted.2018.2890545.

(7)Long Zhang, J. Zhu, J. Ma, S. Cao, A. Li, S. Li, R. Ye, W. Sun, J. Zhao, and L. Shi, Turn-Off Transient of Superjunction SOI Lateral IGBTs: Mechanism and Optimization Strategy, IEEE Trans. Electron Devices, vol. 66, no. 3, pp. 1409-1415, Mar. 2019, doi: 10.1109/ted.2019.2894813.

(8)Long Zhang, J. Zhu, S. Cao, J. Ma, A. Li, J. Wei, G. Lyu, S. Li, S. Li, J. Wei, W. Wu, W. Sun, and K. Chen, Mechanism and Novel Structure for di/dt Controllability in U-Shaped Channel Silicon-on-Insulator Lateral IGBTs, IEEE Electron Device Lett., vol. 40, no. 10, pp. 1658-1661, Oct. 2019, doi: 10.1109/led.2019.2937399.


展开更多

学院风采

点赞
考生自荐 前往导师主页